
IEEE Embedded Systems Letters(简称《ESL》)是嵌入式系统领域的期刊,聚焦嵌入式系统的硬件、软件及系统设计,涵盖处理器架构、实时系统、低功耗设计、嵌入式AI及物联网应用,为电子工程、计算机科学及系统设计领域的研究者提供高效学术平台。
IEEE推荐AJE的论文润色等服务,您在向IEEE旗下期刊提交稿件时,可以将AJE的润色证明一并提交给期刊。

期刊主页:https://ieeexplore.ieee.org/xpl/RecentIssue.jsp?punumber=4563995
期刊简介
《ESL》由IEEE Circuits and Systems Society、IEEE Computer Society及IEEE Council on Electronic Design Automation联合主办,创刊于2009年,致力于发表嵌入式系统领域的高质量短篇通信,主题包括嵌入式处理器架构、实时操作系统、硬件-软件协同设计、低功耗技术、嵌入式机器学习、物联网及边缘计算。文章需具创新性、科学严谨性及对嵌入式系统设计或应用的显著贡献,适合电子工程、计算机科学及嵌入式系统设计的专业人士。作为混合出版期刊,作者可选择传统订阅模式或开放获取(OA)。
期刊相关信息:
- 影响因子:2(2024年)
- 中科院分区:4区(计算机科学-计算机:硬件-计算机:软件工程)
- 出版费用:开放获取费用(APC)为2,645美元(2025年IEEE标准,官网数据);订阅模式无APC。
- 出版频率:季刊(每年4期,官网数据)。
- 开放获取:混合出版,可选择OA或订阅模式。
投稿注意事项
- 文章长度:严格限制为4页(双栏,含图表和参考文献),不接受超页。
- Cover letter:需提交,说明研究的创新性、技术突破及适合《ESL》的理由,突出对嵌入式系统的贡献及为何适合短篇通信。
- 初始投稿格式:需使用IEEE双栏模板(Word或LaTeX),初稿提交PDF,图表嵌入正文。
- 数据可用性:鼓励公开数据,建议存放在IEEE DataPort或公共存储库(如figshare、Zenodo)并提供DOI。
- 代码可用性:涉及嵌入式系统设计或仿真的需提供代码(如GitHub链接)或补充材料。
- 预印本政策:接受在arXiv等预印本服务器发布的稿件,需在投稿时声明。
- 出版费用减免:开放获取文章的无资助研究可申请APC减免,投稿后联系IEEE出版办公室(openaccess@ieee.org)。
- 开放获取选项:作者可选择开放获取(需支付APC)或订阅模式(无APC)。
- 彩图费用:订阅模式下,彩图每页175美元;开放获取文章无彩图费用。
- 语言润色:建议使用IEEE推荐的AJE(American Journal Experts)服务,润色证明可随稿件提交。
- 伦理要求:涉及人类或动物实验的需提供伦理委员会批准编号,遵循《赫尔辛基宣言》或动物伦理指南。
- 嵌入式系统特有要求:需明确系统参数(如功耗、延迟)、设计环境(如工具链、硬件平台)及测试条件(如工作频率、环境温度)。
文章类型
《ESL》主要发表以下类型文章:
- Letter:短篇通信(≤4页),报告嵌入式系统的原创研究或技术突破。
- Comment:对已发表文章的评论或更正(≤1页),需编辑批准。
- Correction:更正已发表文章,需编辑批准。
投稿需通过Manuscript Central提交,所有文章均为短篇,无Regular Paper或Review Paper。
文章结构
一篇典型的Letter包括以下部分,每部分附简短英文示例:
- 标题:简洁、描述性,突出嵌入式系统主题,最大15字。
示例:
Low-Power IoT Edge Processor - 作者信息:列出所有作者的姓名、单位、电子邮件及ORCID。
示例:
Department of Computer Engineering, Stanford University, Stanford, CA, USA
Jane Lee, Tom Wu
Embedded Systems Lab, NUS, Singapore
Kai Tan - 贡献声明:明确每位共同作者的贡献,遵循IEEE标准。
示例:
J.L. designed the processor; T.W. implemented firmware; K.T. wrote the manuscript. - 通信作者:指定通信作者,提供电子邮件及ORCID。
示例:
Correspondence to: Kai Tan (kai.tan@nus.edu.sg) - 摘要:概述研究背景、方法、结果和意义,最大150字,无参考文献。
示例:
A 1 mW IoT processor achieves 10 ms latency. Tests on FPGA show high efficiency. Data at Zenodo (10.5281/zenodo.123456). This enables edge computing. - 关键词:提供3-5个关键词,便于检索。
示例:
IoT, low-power, embedded systems, edge computing - 引言:简要介绍研究背景、问题及目标,需包含参考文献。
示例:
IoT devices require low power [1]. This letter presents an efficient processor [2]. - 正文:简洁描述方法、设计、结果及讨论,突出系统性能,可不分节。
示例:
The processor uses a 32-bit RISC-V core (figure 1). Power is 1 mW at 100 MHz [3]. - 结论:总结关键发现,强调系统贡献。
示例:
Conclusion:
The processor reduces power. Future work targets AI integration. - 参考文献:列出3-10个引用文献(详见第6节)。
示例:
[1] S. Kim et al., “IoT systems,” IEEE Embed. Syst. Lett., vol. 16, no. 3, pp. 45-48, Sep. 2024. - 致谢(可选):感谢资助机构或个人,包含资助编号。
示例:
Funded by DARPA grant HR0011-1234567. We thank the Stanford IoT Lab. - 作者简介:简述作者背景、教育经历及研究兴趣,附照片(可选)。
示例:
Jane Lee received the Ph.D. degree from Stanford in 2022. Her research focuses on IoT. - 伦理声明:包括利益冲突声明及伦理合规(如适用)。
示例:
Competing interests: The authors declare no competing interests.
Ethics approval: Not applicable. - 数据可用性:提供数据存储库名称和访问编号。
示例:
Data at Zenodo: https://doi.org/10.5281/zenodo.123456 - 补充材料(可选):提供额外数据、代码或视频。
示例:
Supplementary Data S1: Processor test datasets.
格式要求
《ESL》要求初稿使用IEEE双栏模板(Word或LaTeX),严格4页,修订稿需符合出版规范。以下是具体要求:
字体和字号
- 正文:Times New Roman,10号字,单倍行距。
- 一级标题:粗体,11号字,首字母大写。
- 二级标题:粗体,10号字,首字母大写。
- 图表标题:粗体,8号字。
页面布局
- 使用 A4或Letter纸张,双栏排版。
- 页边距:上2.5厘米,下1.9厘米,左右1.25厘米。
- 行距:单倍行距,段前段后0点间距。
图表格式
- 图表嵌入正文,初稿为PDF,修订稿需单独上传高分辨率文件。
- 图表标题置于下方,Times New Roman,8号字,居中。
- 图表文字:8号字,确保清晰。
- 图表分辨率:至少300 DPI,推荐格式为TIFF、EPS或PDF。
- 颜色选择:支持彩色,建议高对比度(如蓝/黄),避免红绿。
- 图例:每幅图说明不超过100字,置于图下方。
- 版权:需获得受版权保护的图表许可,提交许可文件。
- 示例:
Figure 1: Processor performance.
a Power vs. frequency (blue: proposed; red: baseline). b Latency plot.
公式与术语
- 公式居中,右对齐编号,如 (1),文中称为“equation (1)”。
- 术语遵循IEEE及嵌入式系统标准(如“latency”而非 “delay time”)。
- 示例: (1) P = V \cdot I
表格
- 表格嵌入正文,包含标题和图例,置于页面顶部或底部。
- 大型表格作为补充材料(如Excel)。
参考文献格式
《ESL》要求使用IEEE引用风格,按文中出现顺序编号,文中以方括号引用(如 [1])。参考文献需准确,建议3-10条,优先引用期刊文章。以下是示例:
- 期刊文章:
[1] S. Kim, J. Lee, et al., “Low-power IoT systems,” IEEE Embed. Syst. Lett., vol. 16, no. 3, pp. 45-50, Sep. 2024. - 会议论文:
[2] J. Lee and T. Wu, “Edge processor design,” in Proc. IEEE Int. Conf. Embedded Syst., Boston, MA, USA, Jul. 2024, pp. 10-12. - 书籍:
[3] J. Hennessy and D. Patterson, Computer Architecture: A Quantitative Approach, 6th ed., Cambridge, MA, USA: Morgan Kaufmann, 2019. - 数据集:
[4] J. Lee and K. Tan, “Processor dataset,” Zenodo, 2024. [Online]. Available: https://doi.org/10.5281/zenodo.123456 - 预印本:
[5] T. Wu and K. Tan, “Embedded AI trends,” arXiv:2401.12345, Jan. 2024. [Online]. Available: https://arxiv.org/abs/2401.12345
伦理声明
- 利益冲突:需声明所有作者的利益冲突(如“无利益冲突”)。
- 伦理合规:涉及人类或动物实验的需提供伦理委员会批准编号,遵循《赫尔辛基宣言》或动物伦理指南。
- 数据可用性:需声明数据存储库及访问方式。
- 代码可用性:需提供代码存储库或补充材料。
- 示例:
Competing interests: The authors declare no competing interests.
Ethics approval: Not applicable.
Data availability: Data at Zenodo: https://doi.org/10.5281/zenodo.123456.
Code availability: Code at GitHub: https://github.com/IoTProcessor.
补充材料
- 补充材料作为单独文件提交,格式为PDF、MP4(H.264编码,16:9)或ZIP。
- 包含大型数据集、代码或视频,无额外费用。
- 示例: Supplementary Data S1: Processor test datasets.
投稿流程
作者需通过Manuscript Central提交论文。流程如下:
- 注册并关联ORCID,指定通信作者作者(需符合IEEE作者标准)。
- 上传IEEE模板模板稿件(PDF)、cover letter、图表(嵌入PDF)及补充材料。
- 提供利益冲突声明、数据/代码可用性声明及伦理声明。
- 在Manuscript Central跟踪审稿状态。
- 修订稿需提交:修改稿(Word/LaTeX)、审稿回复(逐点回应)、高分辨率图表。
- 可联系编辑部(esl-eic@ieee.org)查询状态或申请APC减免(开放获取文章)。
最后
IEEE Embedded Systems Letters作为嵌入式系统领域的快速发表学术期刊,以其在嵌入式硬件、软件及系统设计领域的短篇通信受到越来越多的关注。建议提交提交前仔细核对官网投稿指南。