
IEEE Journal on Emerging and Selected Topics in Circuits and Systems(简称《JETCAS》)是电路与系统领域的前沿期刊,聚焦新兴技术与专题研究,涵盖模拟与数字电路、神经网络硬件、量子计算电路、生物电子及能源高效系统,读者群主要为电子工程、计算机科学及跨学科领域的研究者。

期刊主页:https://ieeexplore.ieee.org/xpl/RecentIssue.jsp?punumber=5503868
期刊简介
《JETCAS》由IEEE Circuits and Systems Society主办,创刊于2011年,致力于发表电路与系统领域的新兴与专题研究,主题包括模拟与混合信号电路、数字与VLSI设计、神经网络与AI硬件、量子计算电路、生物医学电路、能源采集及低功耗系统。期刊每年发布四期,每期聚焦特定专题(如2024年的“神经启发计算电路”及“量子电路设计”)。文章需具创新性、科学严谨性及对电路与系统技术的实际价值,适合电子工程、计算机科学及跨学科领域的专业人士。期刊采用严格的同行评审,初审平均8-10周(官网数据)。作为混合出版期刊,作者可选择传统订阅模式或开放获取(OA)。
期刊相关信息:
- 影响因子:3.8(2024年)
- 中科院分区:2区(工程技术)3区(工程:电子与电气)
- 出版费用:开放获取费用(APC)为2645美元(2025年IEEE标准,官网数据);订阅模式无APC。
- 出版频率:季刊(每年4期,官网数据)。
- 开放获取:混合出版,可选择OA或订阅模式。
投稿注意事项
- 文章长度:建议6-8页(双栏,含图表和参考文献),超过8页需支付超页费(220美元/页)。
- Cover letter:需提交,说明研究的创新性、技术贡献及适合《JETCAS》的理由,需明确与当期专题的相关性。
- 初始投稿格式:需使用IEEE双栏模板(Word或LaTeX),初稿提交PDF,图表嵌入正文。
- 数据可用性:鼓励公开数据,建议存放在IEEE DataPort或公共存储库(如figshare、Zenodo)并提供DOI。
- 代码可用性:涉及电路设计或仿真的需提供代码(如GitHub链接)或补充材料。
- 预印本政策:接受在arXiv等预印本服务器发布的稿件,需在投稿时声明。
- 审稿周期:初审约8-10周,采用单盲评审,至少三位审稿人。
- 出版费用减免:开放获取文章的无资助研究可申请APC减免,投稿后联系IEEE出版办公室(openaccess@ieee.org)。
- 开放获取选项:作者可选择开放获取(需支付APC)或订阅模式(无APC)。
- 彩图费用:订阅模式下,彩图每页175美元;开放获取文章无彩图费用。
- 语言润色:建议使用IEEE推荐的AJE(American Journal Experts)服务,润色证明可随稿件提交。
- 伦理要求:涉及人类或动物实验的需提供伦理委员会批准编号,遵循《赫尔辛基宣言》或动物伦理指南。
- 电路系统特有要求:需明确电路参数(如功耗、面积、延迟)、设计工具(如Cadence、Synopsys)及测试条件(如工作频率、环境温度)。
文章类型
《JETCAS》主要发表以下类型文章:
- Regular Paper:完整研究文章(6-8页),报告电路与系统的新兴或专题研究。
- Short Paper:简短研究报告(≤4页),聚焦初步结果或新颖技术。
- Review Paper:综述某一专题(6-10页),需具广泛参考价值,通常由编辑邀请。
- Comment:对已发表文章的评论或更正(≤2页),需编辑批准。
- Correction:更正已发表文章,需编辑批准。
投稿需通过Manuscript Central提交,需选择与当期专题匹配的类别,Review Paper需先联系编辑(jetcas-eic@ieee.org)。
文章结构
一篇典型的Regular Paper包括以下部分,每部分附简短英文示例:
- 标题:简洁、描述性,突出电路或系统主题,最大15字。
示例:
AI Hardware Accelerator Design - 作者信息:列出所有作者的姓名、单位、电子邮件及ORCID。
示例:
Department of Electrical Engineering, MIT, Cambridge, MA, USA
Alice Wang, Bob Chen
Circuits Lab, TU Delft, Delft, Netherlands
Emma Jansen - 贡献声明:明确每位共同作者的贡献,遵循IEEE标准。
示例:
A.W. designed the circuit; B.C. performed simulations; E.J. wrote the manuscript. - 通信作者:指定通信作者,提供电子邮件及ORCID。
示例:
Correspondence to: Emma Jansen (emma.jansen@tudelft.nl) - 摘要:概述研究背景、方法、结果和意义,最大200字,无参考文献。
示例:
A 10 TOPS/W AI accelerator reduces latency by 30%. Tests on 7 nm show scalability. Code at GitHub (https://github.com/AIAccel). Data at Zenodo (10.5281/zenodo.123456). This advances neural computing. - 关键词:提供3-8个关键词,便于检索。
示例:
AI accelerator, neural network, low-power, VLSI - 引言:介绍研究背景、问题及目标,需包含参考文献。
示例:
AI demands efficient hardware [1]. This paper presents a novel accelerator [2]. - 正文:分节描述方法、设计、结果和讨论,使用子标题。
示例:
Circuit Design
The accelerator uses a 7 nm process (figure 1). Power is 50 mW [3]. - 结论:总结关键发现,提出应用或未来方向。
示例:
Conclusion
The accelerator enhances efficiency. Future work targets 3 nm scaling. - 参考文献:列出所有引用文献(详见第6节)。
示例:
[1] T. Zhang et al., “AI circuits,” IEEE J. Emerg. Sel. Topics Circuits Syst., vol. 14, no. 3, pp. 123-134, Sep. 2024. - 致谢(可选):感谢资助机构或个人,包含资助名称。
示例:
Funded by NSF grant ECCS-1234567. We thank the TU Delft VLSI Lab. - 作者简介:简述作者背景、教育经历及研究兴趣,附照片(可选)。
示例:
Alice Wang received the Ph.D. degree from MIT in 2022. Her research focuses on AI hardware. - 伦理声明:包括利益冲突声明及伦理合规(如适用)。
示例:
Competing interests: The authors declare no competing interests.
Ethics approval: Not applicable. - 数据可用性:提供数据存储库名称和访问编号。
示例:
Data at Zenodo: https://doi.org/10.5281/zenodo.123456 - 补充材料(可选):提供额外数据、代码或视频。
示例:
Supplementary Video S1: Circuit simulation demo.
Supplementary Data S1: Performance datasets.
格式要求
《JETCAS》要求初稿使用IEEE双栏模板(Word或LaTeX),建议6-8页,修订稿需符合出版规范。以下是具体要求:
字体和字号
- 正文:Times New Roman,10号字,单倍行距。
- 一级标题:粗体,11号字,首字母大写。
- 二级标题:粗体,10号字,首字母大写。
- 图表标题:粗体,8号字。
页面布局
- 使用 A4或Letter纸张,双栏排版。
- 页边距:上2.5厘米,下1.9厘米,左右1.25厘米。
- 行距:单倍行距,段前段后0点间距。
图表格式
- 图表嵌入正文,初稿为PDF,修订稿需单独上传高分辨率文件。
- 图表标题置于下方,Times New Roman,8号字,居中。
- 图表文字:8号字,确保清晰。
- 图表分辨率:至少300 DPI,推荐格式为PDF、TIFF、EPS。
- 颜色选择:支持彩色,建议高对比度(如蓝/黄),避免红绿。
- 图例:每幅图说明不超过100字,置于图下方。
- 版权:需提交受版权保护的图表许可文件。
- 示例:
Figure 1: Accelerator performance.
a) TOPS/W vs. frequency (blue: proposed; red: baseline). b) Area efficiency.
公式与术语
- 公式居中,右对齐编号,如 (1),文中称为“equation (1)”。
- 术语遵循IEEE及电路系统标准(如“throughput”而非 “output rate”)。
- 示例: (1) P = V \cdot I \cdot f
表格
- 表格嵌入正文,包含标题和图例,置于页面顶部或底部。
- 大型表格作为补充材料(如Excel)。
参考文献格式
《JETCAS》要求使用IEEE引用风格,按文中出现顺序编号,文中以方括号引用(如 [1])。参考文献需准确,优先引用期刊文章。以下是示例:
- 期刊文章:
[1] T. Zhang, S. Li, et al., “AI hardware,” IEEE J. Emerg. Sel. Topics Circuits Syst., vol. 14, no. 3, pp. 123-134, Sep. 2024. - 会议论文:
[2] A. Wang and B. Chen, “Quantum circuits,” in Proc. IEEE Int. Symp. Circuits Syst., Austin, TX, USA, May 2024, pp. 10-12. - 书籍:
[3] S. Sze, VLSI Technology, 3rd ed., New York, NY, USA: McGraw-Hill, 2020. - 数据集:
[4] A. Wang and E. Jansen, “Circuit dataset,” Zenodo, 2024. [Online]. Available: https://doi.org/10.5281/zenodo.123456 - 预印本:
[5] B. Chen and E. Jansen, “AI circuit trends,” arXiv:2401.12345, Jan. 2024. [Online]. Available: https://arxiv.org/abs/2401.12345
伦理声明
- 利益冲突:需声明所有作者的利益冲突(如“无利益冲突”)。
- 伦理合规:涉及人类或动物实验的需提供伦理委员会批准编号,遵循《赫尔辛基宣言》或动物伦理指南。
- 数据可用性:需声明数据存储库及访问方式。
- 代码可用性:需提供代码存储库或补充材料。
- 示例:
Competing interests: The authors declare no competing interests.
Ethics approval: Not applicable.
Data availability: Data at Zenodo: https://doi.org/10.5281/zenodo.123456.
Code availability: Code at GitHub: https://github.com/AIAccel.
补充材料
- 补充材料作为单独文件提交,格式为PDF、Excel、MP4(H.264编码,16:9)或ZIP。
- 包含大型数据集、代码或视频,无额外费用。
- 示例: Supplementary Video S1: Circuit simulation demo. Supplementary Data S1: Performance datasets.
投稿流程
作者需通过Manuscript Central提交论文。流程如下:
- 注册并关联ORCID,指定通信作者(需符合IEEE作者标准)。
- 上传IEEE模板稿件(PDF)、cover letter、图表(嵌入PDF)及补充材料。
- 提供利益冲突声明、数据/代码可用性声明及伦理声明。
- 选择与当期专题匹配的投稿类别。
- 在Manuscript Central跟踪审稿状态,初审约8-10周。
- 修订稿需提交:修改稿(Word/LaTeX)、审稿回复(逐点回应)、高分辨率图表。
- 可联系编辑部(jetcas-eic@ieee.org)查询状态或申请APC减免(开放获取文章)。
最后
IEEE Journal on Emerging and Selected Topics in Circuits and Systems作为电路与系统领域的热门期刊,投稿需兼顾创新性、技术深度及与专题的相关性,并严格遵循IEEE格式规范。本文基于官网指南,系统解析了从标题到补充材料的规范,配以英文示例,希望为您的投稿提供坚实支持。